学科分类
/ 15
283 个结果
  • 简介:本文根据xilinxFPGA的SOPC嵌入式系统设计的方法,提出了基于SOPC技术的TFT—LCD显示系统的解决方案,分析了TFT—LCD控制器的设计思路,分析了系统硬件的构建流程、组成结构以及各部分IP核的功能,给出硬件设计和软件编程测试的方法。最终结果表明系统稳定可靠,显示清晰,色彩丰富,达到了系统设计要求。

  • 标签: SOPC TFT—LCD控制器 IP核 嵌入式
  • 简介:快速哈达马变换在3G无线通信中具有广泛的应用。本文在分析快速哈达马变换算法的基础上提出了两种快速哈达马变换的折叠结构,并分别分析了这两种折叠结构的电路结构、时钟频率要求、资源消耗等因素。最后给出了这两种电路结构在AlteraFPGA上实现的对比情况。

  • 标签: 哈达马变换 折叠 分时复用
  • 简介:EDA协会(EDAC)日前发表市场统计服务报告指出。2005年第一季度全球EDA行业营业收入为9.89亿美元,相比2004年第一季度的9.95亿美元微弱下降近1个百分点;而不含服务收入的首季营收则为9.12亿美元.比2004年同季的9.18亿美元微幅下跌。

  • 标签: 电子设计自动化 印刷电路板 EDA协会 设计复杂性
  • 简介:基于费马定理,提出了设计有限域GF(2m)上求逆器的改进方法,该方法不采用正规基来实现平方运算,也不仅仅采用一般的平方器和乘法器实现求逆运算,而是直接设计了求元素幂次的电路,达到了较低的延迟.同时结合例子给出了具体的设计方法,设计的求逆器已经在RS解码器中得到了应用.

  • 标签: 器设计 求逆 设计实现
  • 简介:日前在法国召开的多处理器系统级芯片(MPSoC)论坛上.IBM系统与技术事业群技术开发与联盟副总裁LisaSu发表主题演讲时指出,系统级芯片(SoC)的性能提升将取决于集成设汁系统创新。

  • 标签: SOC 系统级芯片 集成设计系统 技术创新 计算机
  • 简介:CIC滤波器广泛应用于数字信号处理。CIC滤波器只需加法器便可完成滤波,结构简单,效率较高,并且可以减弱频谱的混叠效应。针对实际应用中要求对不同带宽信号进行处理,本文提出了抽取速率可编程的CIC滤波器设计方案,并针对不同速率时的截位问题进行分析。验证表明,本文提出的截位方案符合项目性能要求。

  • 标签: CIC滤波器 可编程 截位
  • 简介:本文介绍了一种适用于北斗导航RDSS终端的发射电路。发射电路采用混频器将基带BPSK数字信号直接调制到1.616GHz,调制波再通过预功放电路进行放大,用来驱动片外的功率放大器。预功放电路采用差分结构,提高电路的稳定性和抗干扰能力。采用TSMC55nmCMOS工艺,电路已经流片验证。测试结果显示,载波抑制大于35.9dB,相位误差小于2.6°,最大输出功率为1ldBm。

  • 标签: 发射机 RDSS 北斗 调制 CMOS
  • 简介:文章主要针对盲槽产品的制作流程及加工方法的控制作探讨,盲槽孔主要是利用已经钻好槽孔板和半固化片与另一张板进行压合形成。压合盲槽板时半固化片上所钻的槽孔大小设计/品质及半固化片本身流胶量严重影响成品盲槽的品质,本次主要以影响盲槽孔品质的几个因素作实验层别:半固化片槽孔大小分别比成品槽孔单边大0.4mm、0.6mm、0.8mm;PP厚度0.0375mm×3张;PP铣槽孔时叠板数为6、9、12。结论:半固化片槽孔单边大0.8mm最优,1.5mil厚的PP铣板叠板数9张时铣出的PP压合后槽孔品质符合要求,叠板数越少铣槽的效果越好;介层总厚度相同时,PP选用的张数越少压合时流胶越少,盲槽孔孔形越好。

  • 标签: 盲槽孔 槽孔 叠板 设计 流程 控制
  • 简介:新思科技日前宣布,Graphcore采用新思科技DesignPlatform成功设计其ColossusTM智能处理单元(IPU),与现有处理器(CPU和GPU)相比,加速了人工智能(AI)计算。新思科技全面的数字和定制设计流程通过关键的人工智能优化技术,使设计者能够在应用于云计算、数据中心、汽车和移动应用的AI芯片上,提供同类最佳的设计实现质量(QoR)和最短的设计收敛时间(TTR)。新思科技Fusion技术TM增强了AI芯片设计能力,包括互连规划、乘法累加(MAC)拓扑优化和完整的AIIP参考流程,以实现最快速度、最小面积、最低功耗及实现三者的最佳平衡。

  • 标签: 设计流程 新思科技 芯片 FUSION 人工智能 优化技术
  • 简介:前几年,半导体业总产值超过了3000亿美元,过去一直徘徊在3%左右的年均增长率,EDA约是6%的增长速率。但2017年,半导体业突然有22%蹿升,目前行业产值即将突破4000亿美元。在近期举行的MentorForum2018(Mentor技术论坛)上,Mentor总裁兼CEOWaldenC.Rhines先生分享了他对半导体设计行业的观察,分析了三大原因导致了半导体业设计不断加快,并认为半导体业还有20年的增速发展期。

  • 标签: 半导体业 设计行业 年均增长率 增长速率 技术论坛 总产值
  • 简介:协会自90年成立以来,根据协会理事、常务理事和会员单位的意见,希望颁发会员证(牌),由于过去没有办理CPCA商标注册手续,所以无法制作,现在,已办CPCA商标注册,因此,具备了进行这项工作的条件,协会秘书处决定在全行业中广泛征集CPCA会员证证牌设计图案。设计图案中要既有中文“中国印制电路行业协会”,又有英文“CHINAPRINTEDCIRCUITASSOCIATION”字样,要求寓意明确,构思新颖,具有特色。会

  • 标签: 图案设计 会员证 CPCA 商标注册 设计图案 行业协会
  • 简介:设计了一种用于D类音频功放的新型扩频振荡器。采用电流控制模式,利用伪随机数字频率调制,使谐波能量更加分散,频谱幅度更小,从而减小D类音频功放的EMI辐射。基于UMC0.6μm30VBCD工艺,对提出的扩频振荡器电路进行仿真验证。结果显示,扩频频率点具有良好的均匀性和随机性,并且D类音频功放的EMI主峰值幅度下降了4dB,其余EMI的峰值幅度下降了大约10dB,扩频降低电磁干扰(EMI)辐射的效果显著。

  • 标签: D类音频功放 扩频振荡器 伪随机调制 电磁干扰
  • 简介:1C*Core的发展与服务苏州困芯科技有限公司成立于2001年,创立初期,通过接受摩托罗拉先进水平的低功耗、高性能32位RISC嵌入式CPUM*Core(肥的技术转移、授权及其SoC设计方法,以高起点建立自主产权的32位RISCC*CoreCPU。

  • 标签: 设计平台 32位RISC 定制化 可扩展 摩托罗拉 技术转移
  • 简介:致力于提供低功耗、高安全性、高可靠性以及高性能半导体技术产品的供应商美高森美公司(MicrosemiCorporation)宣布SmartFusion~2SoCFPGA用户现在可以获益于其新近发布的系统创建器(SystemBuilder)设计工具。SystemBuilder是Libel"OSystem—on—Chip(SoC)设计环境版本11.0中的功能强大的全新设计工具,目标是加快客户定义和使用基于ARM系统的Smarffusion2SOCFPGA的设计实现。

  • 标签: 设计工具 BUILDER 美发 技术产品 高可靠性 设计环境
  • 简介:传统DC/DC变换器建模过程中进行了较多近似且计算量较大。本文对混杂系统的概念和模型作了一个系统的介绍,对其内部结构进行了逐个分析说明,基于混杂系统模型,对Buck型变换器和开关控制器进行建模,可以完整准确地描述Buck变换器的动态过程,全面分析系统稳定性,通过调整控制参数和控制策略,把变换器的连续过程和离散切换过程进行统一控制,完成纹波特性理想的直流开关电源的设计。用MATLAB仿真工具对建立的模型进行验证,给出了从24V到12V的降压变换器的特性仿真曲线,从而证明了这种设计方法的有效性。

  • 标签: BUCK变换器 混杂系统 建模
  • 简介:过去二十年来,商用航空领域一直依赖卫星通信协调民用航空乘客出行。随着数据流量和物联网(10t)应用的增长,对卫星通信系统的需求已达到顶峰。对于商用喷气机和大型客机而言,商用飞机的高带宽数据访问需求也增长显著。我们发射了支持更高频率的新卫星,以实现这种带宽增长。

  • 标签: 卫星通信系统 带宽需求 通信设计 压力 商用飞机 民用航空
  • 简介:随着越来越多的功能走进便携式设备,使得手机等便携无线产品不再单纯的只具有某一单一功能,同时也将集数码相机、移动电视终端、游戏机和多媒体终端等于一;另一方面消费者总是希望便携产品越小越薄,这无疑给业界提出了一个挑战:如何控制功耗。

  • 标签: 无线产品 低功耗 IC设计 便携式设备 多媒体终端 数码相机
  • 简介:目前,物联网(InternetofThings,IOT)已经成为一个热门话题引起了人们的关注。物联网是用一定的通信技术(如RFID、GPS)按约定的协议将物品与互联网连接,进行信息交换,以实现监控管理、智能化识别、定位和跟踪的一种网络。本文提出了物联网监控终端硬件设计,整个系统是以广州友善之臂公司(GuangZhouFriendlyARM)生产的TINY210核心板为主控制器,结合各功能模块,综合运用嵌入式系统、通信系统等提出一套低成本功能强的应用系统的设计

  • 标签: 物联网 TINY21 O ARM
  • 简介:本文介绍3.1-4.8GHzMB-OFDM系统的CMOS射频收发器。电路采用直接变频架构,由接收器、发射器和频率综合器组成。采用PGS隔离技术和其他隔离措施完成了单片射频收发器的版图布局。后仿真结果表明,接收链路可提供的最大增益为72dB,其52dB为可变增益,三个子频带内噪声系数介于5.2-7.8dB,带外IIP3不低于-3.4dBm。发射链路可提供的可控输出功率-8dBm到-2dBm,输出1dB压缩点不低于4dBm,输出信号边带抑制约44dBc,载波抑制不低于34dBc。频率综合器在三个频点间的跳变时间小于9ns。芯片采用Jazz0.18μm射频CMOS工艺设计,面积为6.1mm2。在1.8V电源电压下,总电流约221mA。

  • 标签: 超宽带 射频收发器 接收器 发射器 频率综合器